LZS

  • Increase font size
  • Default font size
  • Decrease font size
Drucken

Fehlersimulation für Digitalschaltungen

Betreuer: M.Sc. Tobias Rumpel

Vortragender: Jakob Zellner

Problemstellung: Um die Qualität von Schaltungen zu garantieren, werden mithilfe der Logiksimulation Schaltungen auf bekannte Fehlermuster getestet. Ziel des Testens nach der Herstellung der Schaltung ist die Verifikation der Schaltungsstruktur mit einer hohen Abdeckung der bekannten und anerkannten Fehler. Für solche Testverfahren müssen heutzutage automatisch Teststimuli generiert werden und vorab validiert werden. Anhand der entsprechenden Simulationsantwort können verschiedene Fehlermuster erkannt und klassifiziert werden. Stimuli auf Gatterebene auch pseudozufällig generiert werden. Ziel dieses Testens ist die Designvalidierung mit einer hohen Fehlerabdeckung.

Problemlösung: Ziel der Arbeit ist es, einen Überblick zur Fehlersimulation zu erstellen. Insbesondere sind die Stimuli der Schaltung, sowie die Auswertung der Antwort der Schaltung auf diese von Interesse.

Durchführung:

  • Einarbeiten in die Theorie
  • Entwurfsalgorithmen der true-value-Simulation
  • Modellieren einer Beispielschaltung für die Testevaluation

Termin: 27.01.2021 13:15 Uhr

 

 

Suche

LZS-Intern