Drucken

Entwurf Integrierter Schaltungen I (EIS I)

Allgemeine Informationen



Inhalt

Die Vorlesung führt in die Grundlagen des integrierten digitalen Schaltungsentwurfes auf Basis von CMOS ein. Ausgehend vom MOS Transistor wird die Komplementäre Logik erklärt und auf gängige statische und dynamische Schaltelemente und Ihre Erweiterungen auf hochintegrierte Schaltungen bis 0.13μm eingegangen.

Gliederung

lzs pfeil Digitaler IC Entwurf für Deep Submicron

lzs pfeil MOS Transistor

lzs pfeil Herstellung, Layout und Simulation

lzs pfeil MOS Inverterschaltung

lzs pfeil Statische CMOS Gatter-Schaltungen

lzs pfeil Entwurf von Logik mit hoher Schaltrate

lzs pfeil Transfer-Gatter und dynamische Logik

lzs pfeil Entwurf von Speichern

lzs pfeil Zusätzliche Themen des Speicherentwurfs

lzs pfeil Dimensionierung des Verbindungsnetzwerkes

lzs pfeil Versorgung und Takt

empfohlene Literatur

D. A. Hodges, H. G. Jackson, R. A. Saleh
Analysis and Design of Digital Integrated Circuits
McGraw-Hill, 3rd Ed 2004