Drucken

Testfreundlicher Schaltungsentwurf - Design-for-Test (DfT)

Allgemeine Informationen



Inhalt

Einführungsvideo

Diese Vorlesung vermittelt die Grundlagen des Testfreundlichen Schaltungsentwurfs (Design-for-Test). Schwerpunkte hierbei sind digitale Schaltungselemente mit detaillierten Darstellungen zu:

Als generelle Prinzipien, die auch für andere technische Disziplinen gültig sind, werden im Rahmen der Vorlesung herausgearbeitet:

Gliederung

lzs pfeil Einführung und Motivation

lzs pfeil Wirtschaftliche Bedeutung von Test und Testbarkeit

lzs pfeil Fehlermodelle als Steuergröße

lzs pfeil Techniken zur Fehlersimulation

lzs pfeil Scan Design für digitale Schaltungen

lzs pfeil Automated Test Pattern Generation

lzs pfeil Eingebauter Selbsttest

lzs pfeil Komprimierungsverfahren für Scan

lzs pfeil Vertiefende Themen zum Logiktest

lzs pfeil Test von eingebetteten Speichern

lzs pfeil Halbleiter- und EDA-Markt

lzs pfeil Teststeuerung, Leiterplatten- und Systemtest

lzs pfeil Test von Analog- und Hochfrequenzmodulen

lzs pfeil Systemstudien und Zusammenfassung