Zum Entwurf Asynchroner Automaten
Betreuer: M.Sc. Florian Deeg
Vortragender: Sören Botsch
Problemstellung: Während synchrone Schaltungen Stand der Technik sind, steigt der Bedarf an asynchronen Schaltungen durch diverse Vorteile (geringere Leistungsaufnahme, bessere Systemperformance, keine Clock-Skew Problematik). Durch die fehlende Taktflanke des Systems können jedoch auch Fehler entstehen, wie z.B. Hazards und Races, wodurch asynchrones Design anderer als der bekannten Entwurfsmethoden für synchrone Schaltungen bedarf. Diese Methoden sind jedoch nicht gängige Praxis und es fehlen CAD Design Tools für solches Design. Als sehr förderlich hat sich die Dual-Rail Logik bewiesen, diese wird durch den RS-Buffer synchronisiert und führt zu besserem Timing und fehlerverzeihendem Verhalten.
Problemlösung: Die in vorangegangen Arbeiten ermittelte Entwurfsmethodik soll zunächst formal betrachtet und ergänzt werden, sodass diese weiterführend auf ein praktisches Beispiel angewandt werden kann. Es soll ein asynchroner, SEU-harter, Race-freier Automat realisiert werden.
Durchführung:
Die Durchführung ist in vier Teilen geplant:
- Erarbeitung in die Entwurfsmethoden asynchroner Schaltungen
- Aufzeigen der Vor- und Nachteile der Entwurfsverfahren
- Anwenden des betrachteten Entwurfsverfahrens auf ein praktisches Beispiel
- Realisierung und Test des entworfenen Automaten
Termin: 08.07.2021 13:45